La fonction de cet étage de sortie N'EST PAS d'obtenir un signal puissant. Le but est de fournir un signal propre (sinusoïdal) d'amplitude juste deux fois plus grande (1V crête à crête) exploitable par un fréquencemètre numérique (c'est la moindre des choses...)
C'est aussi de protéger l'AD9951 contre les mauvais traitements susceptibles d'être infligés à la sortie. ;)

C'est un étage différentiel qui en tant que tel atténue les perturbations de mode commun. Comme la sortie du DDS est elle même en mode différentiel, ça tombe bien.

J'ai dans un premier temps testé le principe avec des transistors BC549B, dont la fréquence de transition est de 300MHz, mais dont la capacité collecteur-base importante (qq pF) a pour effet (Miller), dans ce montage émetteur commun, de diminuer la bande passante. Et en effet, cette configuration ne convenait que jusqu'à 5MHz.

Mais avec des BFR93A dont la Ft est = 5GHz, et la capa collecteur-base = 0.45pF, cette version fonctionne jusqu'à 160MHz. Au delà l'analyseur de spectre montre que l'atténuation augmente régulièrement jusqu'à 200MHz (limite haute de la fréquence générée).

Concernant la précision de la fréquence produite, le fréquencemètre numérique affiche, pour une Fo = 10.000000 MHz, une valeur de 10.00192 MHz.
Peut mieux faire, donc. Une petite capa de 15pF entre le pin 8 et AGND réduit cette erreur de moitié.

Ne perdons pas de vue que la fréquence du quartz = 20MHz est x20 par une boucle PLL interne au DDS, pour obtenir 400MHz...

La prochaine amélioration que je vais faire consistera à remplacer le quartz par un oscillateur 100.000 MHz, ou mieux un oscillateur intégré compensé en température (TCXO).